## **MEMÓRIA**



#### MEMÓRIA - Barramento

Basicamente, a memória é uma parte do computador responsável pelo armazenamento de dados binários.

Normalmente, é acessada milhões de vezes por segundo e, por esta razão, **tempo de acesso** e **precisão** são características essenciais que as qualificam.

A memória armazena informações em forma de matrizes de dados.

Cada elemento desta matriz, conhecido como célula, corresponde a um bit.

De maneira geral, as memórias são especificadas pela sua capacidade de armazenamento, ou seja, pelo produto  $\mathbf{n} \times \mathbf{m}$ , sendo  $\mathbf{n}$  o número de palavras que ela pode armazenar e  $\mathbf{m}$  o tamanho de cada palavra.

Uma memória de 64 células (bits) de capacidade, por exemplo, pode ser organizada de várias maneiras diferentes  $8 \times 8$ ,  $16 \times 4$ ,  $64 \times 1$ .

Por exemplo, a memória 2M  $\times$  16 tem capacidade de armazenar 2.048.576 palavras de 16 bits cada, ou seja:

2.048.576 endereços (posição de memória) com 2 Bytes (16 bits) em cada endereço.

Recordam da nossa dica em sala de aula, iremos utilizá-la durante o nosso curso, vão exercitando...

• 
$$1k = 2^{10} = 1024$$

• 
$$1M = 2^{20} = 1048576$$

• 
$$1G = 2^{30} = 1073741824$$

• 
$$1T = 2^{40} = 1.099.511.627.776$$

Cada palavra (BYTE) está localizada em um endereço da memória. No exemplo 2M × 16 o endereço

**MEMÓRIA** deve ter 21 bits. 01000001 010000010 01000011 01000100 **Barramento de 21 bits** 2MB (2.097.152)



| С | В | Α |   | 07 | 06 | 05 | 04 | Ο <sub>3</sub> | 02 | 0, | 00 |
|---|---|---|---|----|----|----|----|----------------|----|----|----|
| 0 | 0 | 0 |   | 0  | 0  | 0  | 0  | 0              | 0  | 0_ | 1  |
| 0 | 0 | 1 | Ш | 0  | 0  | 0  | 0  | 0              | 0_ | 1  | 0  |
| 0 | 1 | 0 | Ш | 0  | 0  | 0  | 0  | 0              | 1  | 0  | 0  |
| 0 | 1 | 1 | Ш | 0  | 0  | 0  | 0  | 1              | 0  | 0  | 0  |
| 1 | 0 | 0 | Ш | 0  | 0  | 0_ | 1  | 0              | 0  | 0  | 0  |
| 1 | 0 | 1 | Ш | 0  | 0  | 1  | 0  | 0              | 0  | 0  | 0  |
| 1 | 1 | 0 | Ш | 0_ | 1_ | 0  | 0  | 0              | 0  | 0  | 0  |
| 1 | 1 | 1 | Ш | 1  | 0  | 0  | 0  | 0              | 0  | 0  | 0  |













|     | PORTA AN | ID     |  |  |
|-----|----------|--------|--|--|
| Inp | out      | Output |  |  |
| Α   | В        | Υ      |  |  |
| 0   | 0        |        |  |  |
| 0   | 1        |        |  |  |
| 1   | 0        |        |  |  |
| 1   | 1        |        |  |  |









Se não existisse a lógica digital, utilizando somente a lógica analógica que falamos no início do nosso curso, teríamos cerca de 2.097.152 bits no barramento de endereço. Imagine o tamanha dessa memória ou da placa mãe com

2.097.152 fios conectados

Se não existisse a lógica digital



2.097.152 fios conectados

#### E uma memória de 4 GB?



# MEMÓRIA - Decodificador E uma memória de 4 GB?

Com a lógica binária, neste caso, teríamos somente 32 bits no barramento de endereço e dentro da memória o decodificador, irá converter cada sequência binária dos 32 bits para um dos 4 bilhões de endereços (precisamente 4.294.967.296)











#### BARRAMENTO DE DADOS

#### Maneiras diferentes de se organizar um chip de 4Mbits

- CS: Chip Select Habilitação do Chip
- **WE: Write Enable** Habilitação de Operação de Escrita
- OE: Output Enable Habilitação de Saída
- RAS: Row Address Strobe Habilitação de Endereço de Linha
- CAS: Column Address Strobe Habilitação de Endereço de

Coluna

BARRAMENTO DE ENDEREÇO



- O acesso à memória pode ser de duas maneiras distintas :
- Acesso sequencial: Em que para acessar um certo endereço, deve-se percorrer todos os endereços intermediários. Exemplo: fitas magnéticas.
- Atualmente utilizadas para backup dos dados nas empresas ou Data Center.









 Acesso aleatório ou randômico: Permite acessar um endereço diretamente, sem passar pelos endereços intermediários. Exemplo: memória RAM.

- Volatilidade :
- Memórias voláteis: são aquelas que PERDEM as informações armazenadas quando a fonte de alimentação é cortada. Exemplo: memória RAM.
- Memórias não voláteis: são aquelas que NÃO PERDEM as informações quando é retirada a alimentação. Exemplo: Memória ROM, PROM, EPROM, FLASH etc.

# Memórias voláteis: RAM – Randomic Access Memory – Memória de Acesso randômico (aleatório)

 Dentro do computador temos dois tipos de Memória RAM.

DRAM – Dynamic RAM

SRAM – Static RAM

#### **DRAM – Dynamic RAM**

 Esta memória é aquela que geralmente é citada na descrição de marketing (propaganda) do produto



#### **DRAM – Dynamic RAM**

#### Suas características:

- Armazena grande quantidade de Bytes (4GB, 8GB, 16GB ...)
- Desenvolvida com baixa tecnologia
- Mais barata em relação a cada Byte armazenado
- Vendidas nas lojas para computadores
- É expansível (depende da placa mãe)
- Normalmente não esquenta (exceção a memória para jogos)
- Para armazenar um único bit utiliza-se 1 transistor e 1 capacitor
- Necessita de um pulso de REFRESH

**DRAM – Dynamic RAM** 

Um transistor e um capacitor



#### **DRAM – Dynamic RAM**

Os capacitores usados nas células de dados tendem a "perder" sua carga com o tempo, desta maneira requerem uma renovação constante e periódica dos dados, sob pena de se perderem.

Este ciclo de renovação chama-se *refresh cycle*.

Um controlador determina o tempo entre os ciclos de *refresh*, e um contador assegura que toda a matriz (todas as linhas) sofrem *refresh*.

Com isso alguns ciclos da máquina são usados para a operação de *refresh*, e isto impacta na performance, tornando este tipo de memória um pouco mais lenta..

DRAM - Dynamic RAM - Com dissipador





#### DRAM – Evolução

Atualmente estamos utilizando a DRAM conhecida como DDR – Double Data Rate – Taxa de Transferência Dobrada. Ela leva este nome pois a cada geração da DDR ela dobra a sua capacidade de transferência.

Antes da 'família' DDR tínhamos a memória do tipo SDRAM – **S**ynchronous **DRAM** / Memória de acesso aleatório dinâmica síncrona

## MEMÓRIA - Conceito DRAM - Evolução

A SDRAM tinha a característica de fornecer **uma** atividade (de escrita / de leitura) a **cada subida** do pulso do clock. O clock veremos nas próximas aulas, rapidamente o clock dará o 'ritmo' a todos os chips da placa mãe, para 'movimentar' os bits da entrada da porta lógica para sua saída.

DRAM – Evolução

**SDRAM** 

#### Pulso do clock



1 atividade – leitura ou escrita

### MEMÓRIA - Conceito DRAM - Evolução

A memória DDR, pelo o que o próprio nome diz, ela dobrou a quantidade de atividades aproveitando também a descida do clock, ou seja, a cada pulso do clock a memória realiza DUAS ATIVIDADES, uma na subida do clock e outra na descida do clock. Logo, dobro o número de atividades em relação a sua antecessora SDRAM.

DRAM – Evolução

DDR-1

#### Pulso do clock



2 atividades – leitura ou escrita

#### MEMÓRIA - Conceito DRAM - Evolução

A memória DDR2, a cada pulso do clock a memória realiza 4
ATIVIDADES, 2 na subida do clock e 2 na descida do clock. Logo,
dobrou o número de atividades em relação a sua antecessora
DRAM 1.

# MEMÓRIA - Conceito DRAM - Evolução DDR 2

#### Pulso do clock



4 atividades – leitura ou escrita

### MEMÓRIA - Conceito DRAM - Evolução

A memória DDR3, a cada pulso do clock a memória realiza 8
ATIVIDADES, 4 na subida do clock e 4 na descida do clock. Logo,
dobrou o número de atividades em relação a sua antecessora
DRAM 2.

# MEMÓRIA - Conceito DRAM - Evolução DDR 3

#### Pulso do clock



8 atividades – leitura ou escrita

#### MEMÓRIA - Conceito DRAM - Evolução

A memória DDR4, a cada pulso do clock a memória realiza 16 ATIVIDADES, 8 na subida do clock e 8 na descida do clock. Logo, dobrou o número de atividades em relação a sua antecessora DRAM 3.

DRAM – Evolução

**DDR** – 4

#### Pulso do clock



16 atividades – leitura ou escrita

#### MEMÓRIA - Conceito DRAM - Evolução

A memória DDR5, a cada pulso do clock a memória realiza 32 ATIVIDADES, 16 na subida do clock e 16 na descida do clock. Logo, dobrou o número de atividades em relação a sua antecessora DRAM 4. – DDR4

DRAM – Evolução

**DDR** – 5

#### Pulso do clock



16 atividades

**DÚVIDAS?** 

**OBRIGADO**